전자기장을 송수신하는 안테나들의 배열(ARRANGEMENT OF ANTENNAS TRANSMITTING AND RECEIVING AN ELECTROMAGNETIC FIELD)
(19) 대한민국특허청(KR)
(12) 공개특허공보(A)
(11) 공개번호 10-2013-0141695
(43) 공개일자 2013년12월26일
(51) 국제특허분류(Int. Cl.)
H01Q 1/24 (2006.01) H01Q 1/22 (2006.01)
(21) 출원번호 10-2013-7029986
(22) 출원일자(국제) 2012년04월13일
심사청구일자 2013년11월12일
(85) 번역문제출일자 2013년11월12일
(86) 국제출원번호 PCT/EP2012/056847
(87) 국제공개번호 WO 2012/140240
국제공개일자 2012년10월18일
(30) 우선권주장
11305454.8 2011년04월15일
유럽특허청(EPO)(EP)
(71) 출원인
제말토 에스에이
프랑스, 92190 므동, 루 드 라 브레리 6
(72) 발명자
까루아나, 쟝 뽈
프랑스 에프-83500 라 쎈 쒸르 메르 슈망 파브르
아 가베 419
까뽀마지오, 그레고리
프랑스 에프-13360 로끄베르 뤼 데 쁠라트리에르
2
뷔똥, 크리스또프
프랑스 에프-13420 제메노스 까르띠에 루뗄르 앵
빠스 데 씨갈르 178
(74) 대리인
백만기, 양영준, 전경석
전체 청구항 수 : 총 12 항
(54) 발명의 명칭 전자기장을 송수신하는 안테나들의 배열
(57) 요 약
본 발명은 전자기장을 수신하는 안테나(7) 내에 유도되는 간섭 전류를 최소화하기 위한 방법에 관한 것으로서,
상기 전자기장은 상기 수신 안테나 근처에 배치된 송신 안테나(8)에 의해 생성된다. 상기 방법은 상기 유도 전
류가 상기 수신 안테나 내에서 적어도 부분적으로 제거되도록 상기 수신 안테나(7)가 상기 송신 안테나(8)에 대
해 배열되는 것을 특징으로 한다. 본 발명은 안테나 배열 및 이를 포함하는 장치와도 관련된다.
대 표 도 - 도12
공개특허 10-2013-0141695
- 1 -
특허청구의 범위
청구항 1
전자기장을 수신하는 안테나(7) 내에 유도되는 간섭 전류를 최소화하기 위한 방법으로서,
상기 전자기장은 상기 수신 안테나 근처에 배치된 송신 안테나(8)에 의해 생성되며,
상기 수신 안테나(7)는 상기 송신 안테나에 의해 유도되는 상기 전류가 상기 송신 안테나에 의해 또한 생성되는
반대 유도 전류에 의해 상기 수신 안테나 내에서 적어도 부분적으로 제거되도록 상기 송신 안테나(8)에 대해 배
열되는 것을 특징으로 하는 방법.
청구항 2
제1항에 있어서,
상기 안테나들(7, 8)은 2개의 실질적으로 평행한 수평 평면 상에 서로 부분적으로 대향 배열되는 것을 특징으로
하는 방법.
청구항 3
제1항 또는 제2항에 있어서,
상기 안테나들(7, 8)은 오버랩되어, 상기 수신 안테나의 결합 표면의 약 절반이 상기 송신 안테나의 결합 표면
을 실질적으로 커버하는 것을 특징으로 하는 방법.
청구항 4
제1항 내지 제3항 중 어느 한 항에 있어서,
상기 수신 안테나는 상기 송신 안테나 내에 생성되는 플럭스(flux)에 의해 생성되는, 상기 수신 안테나 내에 유
도되는 상기 전류(i)가 상기 송신 안테나 밖에서 생성되고 상기 송신 안테나 밖에 위치하는 상기 수신 안테나의
일부에 의해 수신되는 반대 방향의 플럭스에 의해 생성되는, 상기 수신 안테나 내에 유도되는 반대 전류(j)와
실질적으로 동일하도록 상기 송신 안테나와 오버랩되는 것을 특징으로 하는 방법.
청구항 5
전자기장을 송신 및 수신하는 안테나들의 배열로서,
상기 안테나들은 서로 가까이 배열되며,
상기 수신 안테나는 상기 송신 안테나에 의해 유도되는 상기 전류가 상기 송신 안테나에 의해 또한 생성되는 반
대 유도 전류에 의해 상기 수신 안테나 내에서 실질적으로 적어도 대부분 또는 거의 완전히 제거되도록 상기 송
신 안테나에 대해 배열되는 것을 특징으로 하는 안테나 배열.
청구항 6
제5항에 있어서,
상기 안테나들(7, 8)은 2개의 실질적으로 평행한 수평 평면 상에 서로 부분적으로 대향 배열되는 것을 특징으로
하는 안테나 배열.
청구항 7
제5항 또는 제6항에 있어서,
상기 안테나들 중 하나는 그의 결합 표면의 절반에 걸쳐 나머지 안테나와 오버랩되는 것을 특징으로 하는 안테
나 배열.
청구항 8
공개특허 10-2013-0141695
- 2 -
제5항 내지 제7항 중 어느 한 항에 있어서,
상기 안테나들은 상기 송신 안테나의 전자기 플럭스가 제1 방향에서 상기 송신 안테나의 결합 표면의 제1 부분
을 통과하고, 반대 플럭스가 상기 제1 방향과 반대인 방향에서 상기 수신 안테나의 결합 표면의 제2 부분을 통
과하도록 배열되는 것을 특징으로 하는 안테나 배열.
청구항 9
제5항 내지 제8항 중 어느 한 항에 있어서,
상기 안테나들(7, 8)은 매체의 동일 표면 상에 또는 대향 표면들 상에 배열되는 것을 특징으로 하는 안테나 배
열.
청구항 10
제1항 내지 제5항 중 어느 한 항에 따른 방법을 구현하거나, 제5항 내지 9항 중 어느 한 항에 따른 안테나 배열
을 포함하는 무선 주파수 통신 장치.
청구항 11
제10항에 있어서,
상기 통신은 접촉 없이 활성화되고(1), 상기 장치는 데이터를 운반하는 전자기장을 수신 및 송신하기 위한 수단
(5, 6, 7, 8)을 포함하고, 상기 송신은 상기 수신과 동기화되며,
상기 송신 및 수신 안테나에 각각 대응하는, 데이터를 수신하기 위한 제1 안테나(7) 및 데이터를 송신하기 위한
제2 안테나(8)를 포함하는 것을 특징으로 하는 무선 주파수 통신 장치.
청구항 12
제10항 또는 제11항에 있어서,
집적 회로 카드, 마이크로 SD 카드 또는 시계의 폼 팩터(form factor)를 갖는 물품 내에 설치되거나 상기 물품
을 형성하는 것을 특징으로 하는 무선 주파수 통신 장치.
명 세 서
기 술 분 야
본 발명은 가까이 위치하는 송신 안테나에 의해 전자기장 수신 안테나 내에 유도되는 간섭 전류를 최소화하기[0001]
위한 방법, 안테나 배열 및 이 방법을 구현하는 장치에 관한 것이다.
본 발명은 구체적으로는 활성화 무접촉 통신 장치에 관한 것이다.[0002]
본 발명은 구체적으로는 무접촉 기술을 이용하기 위한 이러한 새로운 방식의 신호들, 안테나들 및 원리의 특징[0003]
들을 지시하는 것을 목적으로 한다. 무선 주파수 통신은 원칙적으로 단거리 통신이며, 0.01 또는 1 m 정도의
범위를 갖는 전자기 결합 및 유도에 의해 수행된다.
본 발명은 구체적으로 휴대용 전자 물품들에서, 예를 들어 (SanDisk 사의) SD 카드와 같은 메모리 카드들에서[0004]
그리고 통신 능력을 갖는 시계들에서 사용될 수 있다.
현재 그러한 카드들은 상기 전화들이 공장에서 무접촉 인터페이스를 제공받지 못할 때마다 주로 표준 ISO/IEC[0005]
14443 또는 15693에 따라 무접촉 트랜잭션들을 수행하기 위해 이동 전화 카드 인터페이스에서 사용된다.
배 경 기 술
기존의 ISO/IEC 14443 및 NFC(근거리장 통신) 기술은 판독기에 의해 전송된 신호의 역변조의 원리에 기초한다.[0006]
상기 원리에 따르면, 판독기에 의해 제공되는 소정 양의 전자기장은 PICC(근접 집적 회로 카드)로도 지칭되는[0007]
근접 무접촉 칩을 갖는 물품에 의해 변조되어야 한다. 판독기의 감도에 따르기 위해, 전자기장은 물품에 의해
변조되기 위해 최소 전자기장 진폭을 가져야 한다. 판독기 캐리어의 상기 변조는 H/2
0.5
보다 낮지 않은 진폭을
공개특허 10-2013-0141695
- 3 -
갖는 2개의 측파대를 생성해야 한다. 이러한 조건을 충족시키기 위하여, 판독기와 물품 사이에 최소 결합을 제
공하여 충분한 캐리어 신호를 생성해야 한다. 결합 팩터는 판독기 안테나 및 무접촉 물품의 표면들에 직접 의
존한다.
매우 작은 무접촉 물품들 - 예를 들어, 마이크로 SD 카드 -의 경우, 무선 주파수 안테나의 표면은 극히 작다.[0008]
게다가, 이러한 타입의 물품은 이동 전화와 같은 호스트 장치 내에 설치되도록 의도된다. 후자의 작업은 전화
의 금속 환경으로 인해 무접촉 물품과 판독기의 결합을 더 줄인다.
특허 EP1801741(B1)은 휴대용 데이터 매체(트랜스폰더)에 의해 특정 전자기장을 생성하기 위한 방법을[0009]
설명하며, 여기서 데이터는 활성화 통신 모드에서 판독기로 전송되고, 판독기는 특정 전자기장의 전송을 판독기
의 전자기장의 변조로서 간주한다. 그러나, 이러한 솔루션은 완전히 설명된 것으로 보이지 않거나, 설명된 대
로 정확히 동작하지 않는다.
게다가, 이 특허의 가르침은 매우 복잡하다. 이 특허의 구현은 추가적인 전자 컴포넌트들, 특히 필터들, 발진[0010]
기 및 NFC 컴포넌트를 필요로 한다. 더욱이, 기존의 NFC 제어기들은 2개의 안테나, 즉 에너지를 수집하기 위한
하나의 안테나 및 데이터를 송수신하기 위한 다른 안테나를 필요로 한다.
안테나들 사이의 상호 간섭을 피할 수 있는 수단이 또한 알려져 있으며, 이는 송신 안테나에 의한 송신 동안 사[0011]
용되지 않는 수신 안테나를 비활성화하는 것으로 구성된다.
후자의 경우는 관리하기가 특히 복잡한데, 그 이유는 해당 물품이 그의 응답의 주파수 및 위상 양자를 판독기에[0012]
의해 전송되는 신호와 동기화해야 하기 때문이다. 이 경우, 수신 신호가 순간적으로 비활성화되는 경우에, 해
당 물품은 작은 폼 팩터들 내에 형성하기 어려운, 예를 들어 PLL로 알려진 위상 동기 루프 장치들과 같은 복잡
한 고가의 전자 장치들을 이용하여, 동기화의 상기 손실을 보상하는 것이 필요하다.
특허 출원 US2010/0311328은 데이터 송신 안테나, 에너지 수신 안테나 및 제거 장치를 포함하는 무접촉 카드를[0013]
설명하고 있다. 후자는 외부 판독기로부터 오는, 수신 안테나에 의해 수신되는 신호를 거의 왜곡 없이 유지하
기 위해 송신 안테나에 의해 송신 안테나 내에 유도되는 전류를 제거한다. 일 실시예에서, 수신 및 송신 안테
나들은 하나의 안테나에 의해 전송되는 신호가 다른 안테나 내에 전압을 유도하는 것을 방지하도록 형상화되고,
크기 조절되며, 서로에 대해 배치된다. 에너지 및 데이터 신호들이 동일한 진폭을 갖지만 반대 위상을 가질 때
신호 억압이 발생한다.
발명의 내용
해결하려는 과제
본 발명은 2개의 분리된 안테나가 간섭하는 상호 유도들을 가질 수 있는 주로 작은 물품들에서의 송신을 구현하[0014]
기 위한 더 쉽고 유리한 솔루션을 찾는 것을 목적으로 한다.
과제의 해결 수단
따라서, 이러한 목적을 위해, 본 발명은 전자기장을 수신하는 안테나 내에 유도되는 간섭 전류를 최소화하기 위[0015]
한 방법과 관련되며, 상기 전자기장은 상기 수신 안테나 근처에 위치하는 송신 안테나에 의해 생성된다.
이 방법은 송신 안테나에 의해 유도되는 상기 전류가 송신 안테나에 의해 또한 생성되는 반대 유도 전류에 의해[0016]
수신 안테나에서 적어도 부분적으로 제거되도록 수신 안테나가 송신 안테나에 대해 배열되는 것을 특징으로 한
다.
이 방법의 다른 특징들에 따르면:[0017]
- 상기 안테나들은 2개의 실질적으로 평행한 수평 평면 상에 서로 부분적으로 대향 배열되고;[0018]
- 안테나들은 수신 안테나의 결합 표면의 약 절반이 송신 안테나의 결합 표면을 실질적으로 커버하도록 오버랩[0019]
되고;
- 송신 안테나 내에 생성된 플럭스에 의해 생성된, 수신 안테나 내에 유도된 전류가 송신 안테나 밖에 생성된[0020]
반대 방향의 플럭스에 의해 생성되고 송신 안테나 밖에 위치하는 수신 안테나의 일부에 의해 수신된, 수신 안테
나 내에 유도된 반대 전류와 실질적으로 동일하도록 수신 안테나가 송신 안테나와 오버랩된다.
공개특허 10-2013-0141695
- 4 -
본 발명은 또한 전자기장을 송수신하는 안테나 배열과 관련되며, 상기 안테나들은 서로 근처에 배열된다.[0021]
이러한 배열은 송신 안테나에 의해 유도된 상기 전류가 상기 송신 안테나에 의해 또한 생성된 반대 유도 전류에[0022]
의해 수신 안테나에서 적어도 대부분 또는 거의 완전히 제거되도록 수신 안테나가 송신 안테나에 대해 배열되는
것을 특징으로 한다.
따라서, 본 발명은 유도를 부분적으로, 예를 들어 60%, 80% 또는 90%보다 많이 제거할 수 있다.[0023]
본 발명의 다른 특징들에 따르면:[0024]
- 안테나들은 송신 안테나의 전자기 플럭스가 한 방향에서 송신 안테나의 결합 표면의 제1 부분을 통과하고, 반[0025]
대 플럭스가 반대 방향에서 수신 안테나의 결합 표면의 제2 부분을 통과하도록 배열되고;
- 안테나들은 매체의 동일 표면 상에 또는 대향 표면들 상에 배열되고;[0026]
- 안테나들 중 하나는 그의 결합 표면의 절반에 걸쳐 다른 안테나와 오버랩된다.[0027]
본 발명은 또한 위의 방법을 구현하거나 위의 안테나 배열을 포함하는 무선 주파수 통신 장치와 관련된다.[0028]
구체적으로, 활성화 무접촉 통신의 경우, 장치는 데이터를 운반하는 전자기장을 수신 및 송신하기 위한 수단을[0029]
포함하며, 송신은 상기 수신과 동기화된다. 장치는 데이터를 수신하기 위한 제1 안테나와 데이터를 송신하기
위한 제2 안테나가 위의 배열에 따라 배열되는 것을 특징으로 한다.
장치는 마이크로 SD 카드와 같은 집적 회로 카드 또는 시계의 폼 팩터를 갖는 물품 내에 설치되거나 이를 구성[0030]
할 수 있다.
본 발명은 특히 판독기와 PICC 물품(SD 카드) 사이의 양호한 결합을 보증한다. 더욱이, 최소의 변경으로 구현[0031]
하기가 쉽다. 본 발명은 특히 (발진기를 갖거나 갖지 않는) 임의의 표준 이중 인터페이스 칩에 적용된다.
도면의 간단한 설명
도 1은 본 발명의 일 실시예에 따른 회로를 포함하는 SD 카드를 나타낸다.[0032]
도 2는 앞 도면의 무선 주파수 회로(RF)의 더 상세한 도면을 나타낸다.
도 3a는 도 2의 수신 스테이지의 제1 실시예를 나타낸다.
도 3b는 도 2의 수신 스테이지의 제2 실시예를 나타낸다.
도 4는 도 2의 송신 스테이지의 일 실시예를 나타낸다.
도 5 및 6은 마이크로 SD 카드에 대해 배열된 수신 안테나 및 안테나의 등가 회로 값들을 나타낸다.
도 7은 무선 주파수 컴포넌트 SE(5)에 의한 변조의 레벨을 나타낸다.
도 8은 이전 도면의 캐리어로부터 컴포넌트(5)의 응답 신호를 추출하기 위한 필터를 나타낸다.
도 9는 캐리어와 응답 신호만을 결합하는 회로를 나타낸다.
도 10은 송신 안테나에 대한 회로(LC)를 나타낸다.
도 11은 주파수의 함수인 인덕턴스 및 용량에 따른 리액턴스들(XL, XC) 각각의 값들을 나타낸다.
도 12는 마이크로 SD 카드에 대한 송신 안테나의 배열 및 2개의 안테나의 상호 배열을 나타낸다.
발명을 실시하기 위한 구체적인 내용
활성화 통신은 트랜스폰더에 고유한, 바람직하게는 증폭된 전자기장을 전송함으로써 트랜스폰더의 응답을 제공[0033]
하는 무접촉 통신을 지칭하는 것으로 이해된다. 상기 전송은 트랜스폰더의 신호에 의해 변조된 캐리어 신호를
사전 결정된 전력으로 전송함으로써 실제로 획득된다.
송신/수신 트랜스폰더의 증폭 및/또는 동작 에너지는 바람직하게는 판독기로부터 분리된 외부 전원에 의해 제공[0034]
된다.
통신 또는 무접촉 회로는 통상적으로 표준 ISO/IEC 14443 및/또는 ISO/IEC 15693 또는 13.56 MHz의 전자기장[0035]
공개특허 10-2013-0141695
- 5 -
활성화 주파수에 기초하는 임의의 다른 프로토콜을 따른다. 회로는 전류 소스에 의해 급전된다.
도 1은 메모리 카드(1A) 내에 제공되는 본 발명에 따른 무접촉 통신 회로(1)의 일 실시예의 일례를 나타낸다.[0036]
그러나, 임의의 다른 통신-인에이블드 물품, 예를 들어 USB 드라이브, PCMCIA 카드, 전화, PDA, 컴퓨터 등이 원
칙적으로 그러한 카드를 구비할 수 있다.
물품은 옵션으로서 호스트 장치로부터 제거되거나, 그에 영구적으로 부착될 수 있는데, 특히 인쇄 회로 카드에[0037]
솔더링될 수 있다. 회로 또는 물품은 필요한 경우에 외부 안테나들을 지원하는 대신에 이들에 대한 접속들을
제공할 수 있다.
메모리 카드(1)는 공지된 방식으로 접촉 스터드들(2), 마이크로컨트롤러(3) 및 마이크로컨트롤러에 접속된 플래[0038]
시 메모리(4)(NAND)를 포함한다. 카드는 통신 처리 요소(5)도 포함한다. 카드는 바람직하게는 (예를 들어, 접
촉 통신 - 예를 들어 ISO 7816-3 - 및 무접촉 통신 - ISO-14443 (SE) -을 관리하도록 구성된) 이중 인터페이스
타입이다. 상기 컴포넌트 또는 요소(5)(SE)는 바람직하게는 칩 카드들의 분야에 공지된 집적 회로 칩과 같이
보호된다. 이것은 필요한 경우에 많은 가운데 특히 암호화, 사기 방지 및/또는 침입 방지 기능들을 구비할 수
있다.
컴포넌트(SE)는 입출력 포트에 의해 마이크로컨트롤러(3)에 접속된다. 보안 컴포넌트(SE)는 활성 CL 인터페이[0039]
스 회로(6)에 접속된다. 상기 컴포넌트(6)는 각각 수신 및 송신을 위한 2개의 안테나(7, 8)를 포함한다.
원칙적으로, 본 발명은 안테나의 특히 작은 크기를 보상하기 위해 무접촉 요소(SE)에 추가된 추가적인 RF 수단[0040]
(6, 7, 8)을 포함하는 것으로 간주될 수 있는데, 그 이유는 이것이 마이크로 SD(11 x 15 mm) 또는 미니 SD 카드
내에 또는 실질적으로 유사한 크기의 물품 내에 넣어지기 때문이다.
본 발명의 일 실시예의 한 가지 특징에 따르면, 송신 수단(5, 6, 7, 8)은 예를 들어 캐리어 신호(25)를 변조하[0041]
도록 구성된다. 상기 캐리어 신호는 이 예에서 바람직하게는 외부 판독기로부터 수신된 자기장으로부터 도출
또는 추출된다.
본 예에서, 무선 주파수 회로(6)는 후술하는 전자기장을 수신 및 송신하는 기능적 활동들을 수행한다. 구체적[0042]
으로, 이것은 예를 들어 필요한 경우에 상기 전자기장을 피보호 컴포넌트(SE)(전압 등)에 적합하게 하기 위해
무접촉 판독기로부터 외부 무선 주파수 전자기장(RF)을 픽업한다. 이것은 외부 판독기에 의해 픽업되도록 의도
된 피보호 요소(SE)의 응답을 증폭한다.
도 2는 컴포넌트(SE)(5) 및 그의 접속들을 더 상세히 설명한다. 상기 실시예의 회로(SE)는 외부 전원에 접속하[0043]
기 위한 수단을 포함한다.
본 예에서, 컴포넌트(SE)는 공급 스터드(Vcc), 및 활성 인터페이스(6)에 그리고 접지에 각각 접속된 스터드들[0044]
(La, Lb)을 포함하는 접속 번들(9)에 의해 심벌화된, 예를 들어 표준 ISO-7816에 따른 접촉 인터페이스를 포함
한다. 컴포넌트(SE)는 예를 들어 그의 스터드들(La, Lb) 상에서 수신된 무접촉 프레임들의 수신에 응답하여 임
피던스 전하를 변조하도록 구성된다.
활성 인터페이스(6)는 수신 신호(SRE)를 조절하기 위한 회로(16) 및 송신 신호(SEE)를 송신하기 위한 펄스들을[0045]
생성하는 회로(17)를 포함한다. 각각의 회로(16, 17)는 처리 컴포넌트(5)의 스터드(La)에 접속된다.
본 발명의 일 실시예에 따르면, 송신 수단(5, 17)은 예를 들어 캐리어 신호를 변조하도록 구성된다. 캐리어 신[0046]
호는 바람직하게는 수신된 자기장(SRE)의 도출 또는 추출의 결과이다.
클럭 및 데이터 수신[0047]
일 실시예에 따르면, 방법은 판독기에 의해 생성된 캐리어 주파수를 수신하는 단계를 포함한다. 캐리어 주파수[0048]
는 전용 수신 안테나(7)에 의해 수신된다. 안테나(7)는 실제로는 변조된 캐리어 주파수를 포함하는 판독기에
의해 전송된 전자기장을 수신한다. 본 예에서, 주파수는 13.56 MHz이지만, 통신 또는 프로토콜의 타입에 따라
임의의 다른 주파수일 수 있고, 짧은 또는 중간 범위, 특히 10 m, 1 m 또는 0.1 m 미만, 심지어 0에 가까운 범
위에 대한 기초로서 상기 13.56 MHz 주파수를 사용할 수 있다.
그러나, 본 발명은 임의의 다른 수단에 의해, 예를 들어 클럭 신호 또는 호스트 장치 또는 물품의 내부 신호에[0049]
따라 캐리어 신호를 생성할 가능성을 배제하지 않는다.
상기 수신하는 단계는 또한 판독기에 의해 무접촉 물품으로 전송된 데이터를 수집하는 것을 목적으로 한다. 전[0050]
공개특허 10-2013-0141695
- 6 -
용 수신 회로를 포함하는 전자 스테이지가 상기 목적을 위해, 특히 전압을 적응시키기 위해 생성될 수 있다.
방법은 또한 수신 신호(SRE)를 칩(5)에 적응시키기 위한 수신 적응 스테이지(16)에 의한 적응의 단계를 구현할[0051]
수 있다. 이 스테이지에서, 방법은 수신 신호(SRE)로부터 동기화된 캐리어 신호(25)를 누적하여 또는 교대로
추출할 수 있다.
도 3a는 스테이지(16)의 제1의 상세한 실시예(16B)를 나타낸다. 수신 스테이지(16A)는 이 예에서 후술하는 수[0052]
신 회로를 통해 칩의 스터드('La')에 접속된 수신 안테나(7)를 포함한다.
상기 안테나에 의해 수신된 신호는 캐리어의 신호에 대응하는 클럭 신호를 추출하기 전에 증폭될 수 있다. 이[0053]
러한 목적을 위해, 회로는 안테나에 접속된 증폭기를 포함하며, 클럭 추출기(31)가 상기 증폭기의 출력에 접속
된다.
추출기의 출력에서 획득된 클럭 신호(25)는 링크(K)를 통해 도 4에서 상세히 설명되는 펄스 생성 회로 또는 송[0054]
신 적응 스테이지(17)로 전송된다. 클럭 추출기(31)의 출력은 "AND" 함수를 실행하는 논리 회로(35)에도 더 접
속된다.
이 예에서 스테이지(16A)는 획득된 복조 신호를 기준 전압(TR)과 비교하기 위해 비교 회로(33a)에 접속된 증폭[0055]
기(30)에 의해 증폭된 수신 신호(SRE)를 수신하는 복조기(32a)도 포함한다.
이어서, 비교기 출력 신호(33a)는 "AND" 논리 함수를 실행하는 컴포넌트에서 클럭 추출기(31)로부터의 클럭 신[0056]
호(25)와 결합된다. 컴포넌트(35)의 출력의 제1 분기는 칩(5)의 스터드('La') 내에 주입되기 전에 증폭기(36)
를 통과할 수 있다.
컴포넌트(35)의 출력의 제2 분기는 칩의 스터드('Lb')에 접속되기 전에 인버터 및 이어서 증폭기(36)를 통과할[0057]
수 있다.
도 3b는 사용되는 컴포넌트(5)가 이중 접촉 및 무접촉 인터페이스(콤비)를 갖는 칩이기도 한 상기 스테이지(1[0058]
6)의 제2 실시예(16B)를 나타낸다. 도면마다의 동일한 번호들은 동일하거나 실질적으로 유사한 특징들을 나타
낸다.
이 실시예에서, 클럭 추출 회로(31)는 아날로그-디지털 변환기(32b)와 인게이징되기 전에 위상 시프터(34)에 또[0059]
한 접속된다.
수신 스테이지 또는 회로(16B)는 하나의 단부에 의해 수신 안테나(7)에 접속되며, 이 안테나는 이 예에서 칩의[0060]
스터드('La')에 접속된다. 회로(16B)는 칩의 스터드들('La', 'Lb')의 단자들 상에 배열된 커패시터(13)를 포함
할 수 있다. 이 커패시터는 양호한 품질 팩터를 달성하는 것을 가능하게 한다. 수신 안테나의 공진 회로는 병
렬 회로 원리에 기초한다.
회로(16A)에서와 달리, 복조기(32a)는 아날로그-디지털 변환기(32b)로 대체되고, 비교기(33a)는 디지털 기준 값[0061]
(DR)을 갖는 디지털 비교기(33b)로 대체되며, 스터드('Lb')는 회로의 "AND" 출력 신호를 수신하는 대신에 접지
에 접속되고, 인버터(37) 및 증폭기(36)에 의해 각각 반전 및 증폭된다.
게다가, 상기 회로는 클럭 추출기(31)의 출력 분기 상에 위상 시프터(34)를 포함한다. 상기 위상 시프터는 또[0062]
한 아날로그-디지털 변환기(32b)에 접속된다.
따라서, 상기 스테이지들(16A 또는 16B) 각각은 클럭 신호(25)를 추출하고 신호를 칩(5)에 적응시키는 것을 가[0063]
능하게 한다. 수신 및 증폭 후에, 캐리어 신호는 인터페이스 스터드들(La/Lb)을 이용하여 콤비 칩(5)의 RF 입
력을 향해 지향된다. 입력 임피던스를 적응시키기 위해 인터페이스에 추가적인 커패시터(18)가 추가될 수
있다.
전자 스테이지들(16A, 16B)은 다음과 같이 동작한다.[0064]
안테나(7)에 의해 수신된 신호(SRE)는 미니 SD 카드와 같은 매체 내의 안테나(7)의 작은 결합 표면을 고려할 때[0065]
매우 약할 수 있다.
상기 신호는 복조기(32a) 또는 아날로그-디지털 변환기(32b)에 의해 복조되기 전에 증폭기(30)에 의해[0066]
증폭된다. 비교기에 의해 추출되고 교정된 유용한 신호가 (AND) 게이트(35)에 의해 클럭 추출기(31)에 의해 추
출된 클럭 신호와 결합된다. 게이트(35)의 출력에서, 재조절된 무선 주파수 신호는 인버터(37) 및 증폭기(36)
에 의해 사전에 차동 모드에서 증폭된 후에 컴포넌트(5) 내에 주입된다.
공개특허 10-2013-0141695
- 7 -
이와 동시에, 접촉 측 ISO 7816 상의 칩의 전원(Vcc)은 전자기장(SRE)의 존재 동안 적절한 회로(도시되지 않[0067]
음)에 의해 비활성화될 수 있다. 상기 후자 회로는 회로(16A 또는 16B) 내에 포함될 수 있다. 활성화는 수동
일 수 있다.
상기 회로들의 컴포넌트들(30, 36, 32a 등)은 바람직하게는 호스트 장치와 관련된 접촉들(2)로부터의 전압에 의[0068]
해 급전될 수 있다.
회로(16B)는 실질적으로 유사한 동작을 갖는다. 그러나, 위상 시프터(34)는 수신된 신호의 포락선을 변환기[0069]
(32b)를 통해 디지털 신호로 변환하기 위해 무선 주파수 신호 획득의 활성화를 정확하게 조정하는 것을 가능하
게 한다.
"콤비" 칩(5)은 그의 ISO/IEC 7816 접촉 스터드들(Vdd, Vss)에 의해 급전될 수 있거나, 본 발명의 사용 및 전자[0070]
어셈블리에 따라 그의 인터페이스 스터드들(La, Lb)에 전자기장에 의해 제공되는 전력을 사용할 수 있다. 칩은
RF 전자기장의 이미지에서 생성된 전압에 의해 또는 호스트 장치의 접촉들(2)에 의해 급전되는 실제 회로(16)에
의해 급전될 수도 있다.
이러한 후자 옵션의 장점은 컴포넌트의 전력 공급이 전자기장의 존재 여부에 따라 스테이지(16)에 의해 관리될[0071]
수 있으며, 필요한 경우에는 칩(5)이 리셋될 수 있다는 것이다.
이 스테이지에서, 전압 증폭(VLab)은 적어도 3.3 Vpp(피크 대 피크 볼트)이다. 이 값은 본 예의 칩이 13.56[0072]
MHz 클럭을 검출하고 판독기로부터 데이터를 추출할 수 있기 위해 필요하다.
예를 들어, 아래의 표는 2개의 기존 칩 - 필립스에 의한 P5CD072/인피니언사에 의한 NXP 또는 66CLX800 -이 외[0073]
부 전자기장으로부터 클럭 및 데이터를 검출하기 위해 필요로 하는 전압을 나타낸다.
표 1
[0074]
수신 안테나(도 5, 6)[0075]
수신 안테나(7)는 물품에서 이용 가능한 표면의 한계 내에서 가능한 한 넓다. 마이크로 SD 카드 상에서 이용[0076]
가능한 표면과 관련하여, 아래에 제공되는 결과들이 사용되었다. 인덕턴스는 바람직하게는 예를 들어 커패시터
의 크기를 제한하기 위해 낮은 값의 추가적인 커패시터에 의해 튜닝되도록 선택된다.
수신 안테나는 예를 들어 5 x 5 mm
2
의 표면적을 가질 수 있고, 4 내지 6개의 턴을 포함할 수 있다. 안테나는[0077]
10의 품질 팩터(Q)와 더불어 13.56 MHz로 조정될 수 있다. 예를 들어 안테나 회로의 단자들 상에서 최대 전압
을 획득하기 위해 병렬 회로가 선택될 수 있다. 아래의 안테나 사양들은 도 6의 등가 회로를 이용하여 선택되
었으며, L = 663 nH, R = 1.59 KΩ이고, C는 적용 가능하지 않다.
도 6의 등가도를 이용하여 그러한 안테나에 대해 측정된 안테나의 성능이 아래의 표에 제공된다.[0078]
Ls = 663 nH, Rs = 1.59 KΩ, C1 = 180 pF,[0079]
C2 = 18 pF, Rc = 270 KΩ, Cp = 9.5 pF, Rp = 1 MΩ.[0080]
공개특허 10-2013-0141695
- 8 -
표 2
[0081]
이 안테나에서 예상되는 전압은 5.1 Vpp(피크 대 피크 볼트)보다 높다. 최소 전자기장은 콤비 칩(5)이 신호를[0082]
검출하는 데 충분하지 않은, 1 Vpp보다 큰 전압을 생성한다. 이것은 증폭 스테이지가 마이크로 SD 카드를 갖는
실시예에 추가되는 것이 바람직한 이유이다. 클럭을 수신하기 위한 상기 증폭 스테이지는 이 예에서 10 dB보다
높으며, 전압 이득은 3이다. 이러한 증폭은 다른 환경들에서 또는 다른 칩들에 대해서는 필요하지 않을 수 있
다.
조절 스테이지(16)의 출력 레벨은 3 Vpp 내지 14 Vpp이다. 이득은 5 dB 내지 20 dB일 수 있다.[0083]
칩은 호스트 장치 내의 또는 칩의 전력 회로 상의 스위치와 같은 임의의 수단에 의해 스위치 오프 또는 리셋될[0084]
수 있다. 칩은 파워 업될 때 자동으로 리셋된다.
측파대 및 변조(도 7-10)[0085]
예(도 9)에서, 콤비 칩(5)은 그의 스터드들(La/Lb)을 통해 캐리어 신호(또는 캐리어)는 물론, 데이터 신호를 수[0086]
신할 때, 그와 통신하는 장치 또는 단자로 응답을 전송하기 위해 전하 변조 신호를 생성한다. 이 예에서 변조
신호(Vmod)의 진폭은 커패시터가 정확히 조정될 때 캐리어(VLAB)의 진폭의 약 절반이다.
칩의 포인트들(La, Lb)의 단자들에서의 10 내지 60 pF의 커패시터가 이러한 목적을 위해 사용될 수 있다. 이[0087]
값은 칩의 타입에 따라 변할 수 있다. 따라서, 3.3 피크 대 피크 볼트 및 1.6 피크 대 피크 볼트와 각각 동일
한 VLAB 및 Vmod 전압들이 얻어진다.
이 단계에서, 2개의 옵션이 가능하다. 제1의 가장 간단한 옵션은 상기 신호를 제공된 대로 사용하고, 이어서[0088]
바람직하게는 송신 안테나(8)로부터의 상향 송신(17)을 적응시키기 위한 회로 내에 신호를 주입하기 전에 고전
력 증폭 스테이지에서 신호를 증폭시키는 것이다. 종래 기술에서 공지된 상이한 증폭 수단들이 사용될 수
있다.
다른 예(도 8)에서, 제2 옵션에 따르면, 디지털 데이터(25)를 유지하기 위해 송신을 위한 캐리어 신호가 제거된[0089]
다. 이러한 목적을 위해, 예를 들어 도 8의 저역 통과 필터(27)를 사용하는 것이 가능하다.
이어서(도 9), 13.56 MHz에서 데이터 신호(25)와 캐리어(26)를 결합함으로써 변조가 바람직하게는 100% 수행된[0090]
다. 이것은 (AND) 논리 게이트(38) 또는 증폭기 버퍼(42) 또는 동일 기능을 수행하는 트랜지스터 어셈블리의
도움으로 수행될 수 있다. 전력 증폭 후에, 획득된 신호(29)를 이용하여 출력 안테나(8)에 급전한다.
따라서, 캐리어(25) 및 신호(26)를 포함하는 어셈블리 또는 신호가 존재하지 않을 때에도 캐리어(25)만을 증폭[0091]
하는 것이 아니라, 본 발명은 응답 신호가 있을 때만 신호 및 캐리어를 증폭한다. 예를 들어, 도 9의 본 예에
서, 데이터 신호가 높은 레벨을 가질 때, 유용한 신호(29)가 증폭된다. 신호가 존재하지 않을 때(0 또는 거의
0 레벨의 데이터 라인), 게이트(38)로부터 신호가 오지 않는다. 송신 안테나에 급전하기 전에 캐리어만의 증폭
또는 에너지 낭비가 존재하지 않는다.
도 4는 제2 옵션을 부분적으로 구현함으로써 양호한 결과들을 얻는 것을 가능하게 하는 비교적 간단한 바람직한[0092]
실시예를 나타낸다. 상기 바람직한 옵션에 따르면, 적응 스테이지(17)는 증폭 전에 캐리어 신호(26)(도 9)와
칩(5)의 응답 신호(25) 또는 송신 신호를 결합하기 위한 "AND" 논리 게이트(38) 또는 등가 회로를 포함한다.
더 상세하게는, 회로(17)에서, 칩(5)의 스터드(La)는 칩(5)으로부터 변조된 응답 신호를 수신하기 위해 (회로[0093]
(27 또는 32a)와 동일한 타입일 수 있는) 복조기(39)에 접속된다. 이어서, 복조기(39)의 출력은 유용한 신호를
디지털화하기 위해 수신 전압 레벨을 기준 전압 레벨(TRE)과 비교하는 비교기(41)에 접속된다. 칩(26)의 유용
한 응답 신호를 운반하는 비교기(41)의 출력은 캐리어 신호(25)와 칩의 응답 신호(26)를 결합하기 위해 "AND"
공개특허 10-2013-0141695
- 9 -
논리 기능을 수행하는 컴포넌트(38)의 입력들 중 하나에 접속된다.
캐리어(25)는 수신 및 추출(16A 또는 16B)을 적응시키는 스테이지의 포인트 K로부터 온다. 캐리어는 "AND" 논[0094]
리 기능을 수행하는 컴포넌트(38)의 다른 입력 스터드(15)로 링크를 통해 주입된다. 클럭 신호는 예를 들어 최
대 역변조를 생성하기 위해 판독기 장치에 의해 생성된 무선 주파수 신호의 캐리어와 클럭 신호들을 최적으로
동기화 또는 록킹하기 위해 위상 시프터(40)에 의해 위상 시프트되는 것이 바람직하다.
회로(17)는 바람직하게는 컴포넌트(38)의 출력에서의 신호(29)를 송신 안테나(8) 내에 주입하기 전에 이를 증폭[0095]
하기 위한 증폭기 또는 버퍼 회로(42)를 포함한다. 사용되는 안테나 회로는 커패시터(43)와 함께 직렬 공진 회
로를 형성한다.
스테이지(17)의 소정 컴포넌트들은 바람직하게는 그의 동작을 위해 호스트 장치로부터의 전원에 의해 접촉들[0096]
(2)을 통해 급전될 수 있다. 종래 기술에서 공지된 다른 소스들이 배제되지 않는다.
회로(17)는 아래와 같이 동작한다. 칩이 그의 포인트들(La, Lb) 상에서 바람직하게 이전에 재조절된 무선 주파[0097]
수 프레임들(SRE)을 수신한 후, 전하 변조에 의한 칩의 응답이 복조기(39)에서 수신되고 복조된다. 이어서, 유
용한 신호가 임계치 비교기(41)에 의해 디지털화된 후에, (AND) 회로(38) 내에 주입되고, 포인트 K로부터 수신
된 전자기장(SRE)으로부터 추출 또는 도출된 캐리어(25)와 결합된다. 필요한 경우, 회로(17)는 도 16a 또는
16b에서와 같이 신호를 수집하는 것과 유사한 클럭 추출기(31)를 포함할 수 있다.
이어서, 회로(38)로부터의 응답 신호(29)는 바람직하게는 증폭기(42)에 의해 증폭된 후에, 직렬 공진(8)을 갖는[0098]
송신 안테나 내로 주입된다.
출력 버퍼 증폭의 전력[0099]
SD 카드(또는 다른 기판) 내의 송신 안테나의 작은 표면을 보상하기 위하여, 출력 버퍼 증폭기(42)가 사용될 수[0100]
있으며, 이는 바람직하게는 제공되는 전원 전압을 이용하여 60 mA 내지 80 mA의 최소 전류를 생성한다. 200 mW
초과의 전력을 갖는 양호한 결과가 얻어진다.
상기 처리의 한 가지 장점은 특히, 칩(5)으로부터 응답 신호가 수신되지 않을 때 증폭의 전력 소비를 제한하는[0101]
것이다. 사실상, 전술한 응용에서 전송될 응답 또는 신호가 존재하지 않을 때 캐리어의 신호만을 증폭하는 것
은 무의미하다.
출력 안테나 및 주파수 튜닝(도 10, 11)[0102]
이 예에서의 안테나들(7, 8)은 도 3 및 13에 구체적으로 도시된 바와 같이 단일 기판(또는 2개의 개별 기판) 상[0103]
에 평면 배열의 턴들을 포함한다. 모든 공지 수단, 예를 들어 조각, 초음파에 의한 배선 상감 등을 이용하여
안테나를 제조할 수 있다.
시스템이 저전압(3.3 V)으로 급전될 때, 출력 안테나는 직렬 공진을 수행하도록 설계된다. 시스템이 강한 전류[0104]
로 급전될 때, 전체 LC 회로 내의 전압은 각각의 컴포넌트 L 및 C 상에 높은 전압이 존재할 때 비교적 약하다.
도 11에 도시된 곡선은 아래의 공식들의 적용을 통해 주파수에 따라 인덕턴스에 따른 획득된 리액턴스 값들(XL)[0105]
및 따라서 커패시터에 따른 리액턴스 값들(Xc)을 나타낸다.
Xc = 1/(2·Π·f·C) XL = 2·Π·f·C[0106]
리액턴스들(XL, Xc)은 2개의 곡선 사이의 교점에서 동일하다. F는 회로의 직렬 공진 주파수이다.[0107]
이 포인트에서, LC 회로(도 10)의 단자들 상의 전압은 전류 강도가 최대일 때 최소이다. 자기 플럭스는 전류의[0108]
강도에 직접 의존하므로, 이러한 직렬 공진은 송신 안테나(8)가 저전압에 의해 급전될 때에도 송신 안테나 상에
높은 자기장을 생성하기 위한 한 가지 방법이다.
이것은 기판 상의 안테나의 작은 크기에도 불구하고 트랜스폰더(5)의 신호의 전력을 증가시키는 방법이다.[0109]
송신 안테나의 사양(도 12)[0110]
본 발명의 실시예에 따르면, 회로는 개별적인 수신 및 송신 안테나들을 포함한다. 안테나들은 이들의 상호 인[0111]
덕턴스가 최소이거나 적어도 부분적으로 제거되도록 함께 배열된다. 배열은 바람직하게는 예를 들어 특히 수신
스테이지(16)의 이득 임계치보다 낮은, 수신 안테나 내의 최소 전류 유도를 갖도록 선택된다. 예를 들어, 3의
공개특허 10-2013-0141695
- 10 -
이득과 함께, 300 mV보다 낮은 전압을 갖도록 안테나들을 서로 배열한다.
예를 들어, 안테나들은 1.5 A/m의 전자기장 레벨을 전송하는 판독기에 의해 생성되는 전류 유도보다 - 1/100의[0112]
비율로 - 낮은, 수신 안테나 내의 전류 유도를 갖도록 배열될 수 있다.
(도시되지 않은) 대안 실시예에서, 안테나들은 서로 분리됨으로써 그리고/또는 차폐에 의해 서로로부터 보호된[0113]
다.
다른 대안 실시예에서, 안테나들은 오버랩되며, 상호 간섭을 방지하도록 구성된 필터들과 같은 전자 보호 수단[0114]
이 제공된다.
유리한 실시예에서, 송신 안테나(8)는 수신 안테나보다 크다. 안테나는 예를 들어 도 12에 도시된 바와 같이[0115]
마이크로 SD 카드의 배면 상에 배치된다. 이 예에서 사용되는 그의 사양은 L = 1.05 μH, R = 939 Ω, C =
2.69 pF이다.
안테나들 사이의 불가피한 결합으로 인해 안테나들 사이의 크로스토크를 방지하기 위해, 안테나들은 2개의 안테[0116]
나 사이의 상호 인덕턴스(20)가 최소로 감소하도록 배열된다. 다양한 솔루션들, 특히 하나의 안테나를 다른 안
테나에 대해 절연시키고, 하나의 안테나가 활성 상태인 동안 다른 안테나를 비활성화하고, 그 반대로 하는 것
등이 가능하다.
바람직한 실시예에서, 최소화된 상호 유도의 상기 특징은 2개의 안테나의 오버랩핑 또는 적층에 의해 달성된다.[0117]
이 예에서 더 큰 수신 안테나(7)는 예를 들어 송신 안테나의 외측 둘레 밖에 배열된 실질적으로 한 부분을 갖도
록 배열된다. 수신 안테나(7)는 바람직하게는 실질적으로 송신 안테나를 가로지르며, 절반이 송신 안테나(8)의
일측에 그리고 둘레 내에 위치하고, 다른 절반이 송신 안테나의 둘레 밖에 위치한다.
따라서, 상기 특수 배열로 인해, 상호 인덕턴스의 합이 전체적으로 0이거나 적어도 최소화되는 2개의 안테나가[0118]
제공된다.
송신 안테나가 전자기장을 전송할 때, 플럭스(F)의 일부는 송신 안테나(8)의 내측 반대편에 위치하는 안테나[0119]
(7)의 부분(A)을 X 방향으로 통과하여, 안테나(7) 내에 유도 전류(i)를 생성한다. 이와 동시에, 플럭스(F)의
다른 부분은 송신 안테나(8)의 표면 밖에 위치하는 안테나(7)의 부분(B)을 X와 반대인 Y 방향으로 통과하여,
(i)와 반대인 유도 전류(j)를 생성한다.
따라서, 안테나들의 부분 오버랩핑은 수신 안테나(7) 상에서 송신 안테나(8)에 의해 유발되는 간섭의 값을 적어[0120]
도 줄인다.
송신 안테나에 의해 수신 안테나 내에 유도되는 간섭은 그 자신을 적어도 상당히 제거한다. 그 결과는 안테나[0121]
의 적절한 위치 및 그의 사양들에 따라 전체적으로 실질적으로 0일 수 있다.
자기 제거의 효과는 예를 들어 물품(1)의 전화 또는 호스트 장치의 금속 환경과 같은 안테나 바로 밖의 환경에[0122]
의존할 수 있다. 안테나들은 기판의 동일 표면 상에 위치하고 서로 절연되거나, 반대 표면들 상에 위치할 수
있다. 안테나들은 서로 평행한 분리된 기판들 상에 배열될 수도 있다.
본 발명은 설명된 장점들을 위해 아래의 특징들을 구현하는 것을 고려할 수 있다.[0123]
- 전통적인 무접촉 칩들을 사용하는 발진기 없이(NFC 없음) 능동적 변조 기능을 가능하게 하기 위해 수신된 자[0124]
기장을 캐리어로부터 복원 또는 추출하기 위한 수단;
- 안테나들이 0 또는 거의 0의 상호 인덕턴스를 갖도록 분리되어 회로를 간소화하는 배열;[0125]
- 효과의 증가를 위한 (수신을 위해 병렬인 것이 바람직하고, 송신을 위해 직렬인 것이 바람직한) 두 가지 타입[0126]
의 공진의 구현;
- 간소화에 의한 그리고 산업상 편의에 의한 변경 없이, 기존 칩들, 구체적으로 이미 입증된 이중 인터페이스[0127]
칩들(뱅크 콤비)을 사용하는 것을 가능하게 하는 콤비 칩(5)에 접속된 레벨 적응 회로(16). 특히, 본 발명은
변조/복조를 위해 기존 콤비 칩(특히, 인피니언사의 SLE 66CLX800PE 칩)의 안테나 인터페이스(La/Lb)를 사용하
며;
- 더욱이, 본 발명은 특히 내장 발진기를 갖는 NFC 칩 또는 컴포넌트를 사용할 필요가 없고(예를 들어, 표준[0128]
ISO/IEC 14443 및/또는 ISO/IEC 15693을 따르는 무접촉 칩이 사용될 수 있다);
공개특허 10-2013-0141695
- 11 -
- 회로는 외부 자기장의 존재를 나타내는 신호를 제공하고, 접촉 모드와 비접촉 모드 사이의 하나의 동작 모드[0129]
를 활성화하도록 구성되는 검출기를 포함할 수 있고;
- 대안 실시예로서, 안테나들 중 하나 및/또는 다른 하나가 이미 호스트 장치 내에 내장될 수 있어서, 안테나[0130]
없는 본 발명의 회로는 호스트 장치에 대한 회로의 더 큰 적응성을 위해 커넥터(도시되지 않음)를 통해 안테나
들 중 하나에 간단히 접속될 수 있다.
따라서, 본 발명은 탈착식인지의 여부에 관계없이 전술한 회로를 포함하는 임의의 통신 장치 또는 기구와 관련[0131]
된다.
본 발명은 개별 송신 및 수신 안테나들을 포함하는 임의의 장치와도 관련될 수 있다. 따라서, 예를 들어, 무선[0132]
주파수 활성화를 이용하는 전자 도어 록과 같은 작은 공간에서 사용 가능하다. 록의 수동 동작 모드에서, 록은
이동 전화 또는 휴대용 송신 키와 같은 판독기에 의해 전송된 무선 주파수 신호를 수신할 것으로 예상된다.
다른 옵션으로서 활성화되는 동작 모드에서, 록은 무접촉 칩 카드, RFID 태그 등과 같은 수동 트랜스폰더를 판[0133]
독할 수 있는 본 발명에 따라 배열된 송신 안테나를 포함한다.
본 발명의 안테나 배열에 의하면, 수신 안테나 근처에 배열된 송신 안테나에 의한 판독 전자기장의 전송은 수신[0134]
안테나 내에 최소 - 0 또는 거의 0 -의 결과적인 간섭 전류를 유도한다. 따라서, 본 발명의 배열은 수신 안테
나에 의해 인식되는 신호들을 비활성화 또는 필터링하기 위한 전자 장치 또는 수단을 추가하지 않고도 안테나들
간의 해로운 유도 효과들을 제거하는 것을 가능하게 한다.
안테나들은 평행하지 않은, 예를 들어 수직인 평면들 내에 배열될 수도 있다. 수신 안테나(7)는 특히 송신 안[0135]
테나의 외측 또는 내측 턴 근처의 평면에 위치할 수 있으며, 안테나(8)의 평면은 송신 안테나에 의해 유발되는
간섭의 최적 감쇠를 위해 수신 안테나의 결합 표면의 수직 이등분선과 실질적으로 교차할 수 있다.
도면
도면1
도면2
공개특허 10-2013-0141695
- 12 -
도면3a
도면3b
도면4
공개특허 10-2013-0141695
- 13 -
도면5
도면6
도면7
도면8
도면9
도면10
공개특허 10-2013-0141695
- 14 -
도면11
도면12
공개특허 10-2013-0141695
- 15 -